Die neuen und zukünftige Prozessoren
AMD und Intel: Das steckt hinter den CPU-Codenamen
Intel: x86-Server-Prozessoren
Codename |
Spezifikationen |
Intro |
Weitere Infos |
---|---|---|---|
Beckton |
8-Core-CPU, Nehalem-C-Architektur, Xeon MP, Stoutland-Plattform, Boxboro-Chipsatz, wird aktuell als Nehalem-EX bezeichnet |
2H/2009 |
|
Bloomfield |
Quad-Core-CPU, Xeon für 1-Sockel-Systeme, Nehalem-Architektur, Socket B LGA1366 |
11/2008 |
|
Clovertown |
Erster Xeon DP mit Quad-Core, Core-Architektur, besteht aus zwei Woodcrest-Dies, Socket LGA771, kompatibel zu Bensley-Plattform (Demsey-CPUs) |
Q4/2006 |
|
Cranford |
Xeon MP, Gallatin-Nachfolger, basiert auf Nocona, für 4fach Multiprocessing, 1 MByte L2-Cache, XD-Technologie, 64 Bit Extension Technology, 90 nm |
Q1/2005 |
|
Dempsey |
Xeon DP, Irwindale-Nachfolger, Dual-Core-Technologie, Silvervale-Virtualisierungs-Technologie |
Q2/2006 |
|
Dunnington |
Xeon 7400, Tigerton-Nachfolger, Penryn-Architektur, 45 nm, 6 Kerne |
09/2008 |
|
Foster |
Erster Xeon für Dual-Server/Workstation auf P4-Basis, stark an Willamette angelehnt, 0,18-Mikron-Prozess, 8 KByte L1-Daten-Cache, 12.000-µOps-Cache, 256 KByte L2-Cache, Takt: 1,40-2,00 GHz, 400 MHz FSB |
5/2001 |
|
Foster MP |
Erster Xeon für MP-Systeme, wie Foster, aber bis zu 1 MByte L3-Cache |
3/2002 |
|
Gainestown |
Auch als Nehalem-EP bezeichnet, Quad-Core-CPU, Xeon 5500 für 2-Sockel-Systeme, Nehalem-Architektur, Socket LGA1366 |
03/2009 |
|
Gallatin |
Zweite Xeon-Generation für MP-Systeme, 0,13-Mikron-Prozess, 8 KByte L1-Cache, 512 KByte L2-Cache, bis 4 MByte On-Die-L3-Cache, bis 3,0 GHz Takt, FSB 400 |
11/2002 |
|
Harpertown |
Xeon 5400 mit Quad-Core, Clovertown-Nachfolger, Penryn-Architektur, 12 MByte L2-Cache, SSE4, 45 nm, LGA771 |
2H/2007 |
Intel 45-nm-Quad-Core: die neue Xeon-Generation Harpertown im Test |
Irwindale |
Xeon DP mit 2 MByte L2-Cache, basiert auf dem Nocona-Core mit 1 MByte L2-Cache, 64 Bit Extension Technology, 90 nm |
Q1/2005 |
|
Jayhawk |
Xeon DP, Nocona-Nachfolger, 2 MByte L2-Cache, 64 Bit Extension Technology, 90 nm |
ursprünglich Q2/2005, Entwicklung eingestellt |
|
Nehalem |
Nachfolger der Penryn-Architektur, Hyper-Threading, integrierter Speicher-Controller, neue Cache-Struktur, 45 nm |
2H/2008 |
IDF: 8-Core-CPUs mit integriertem Speicher-Controller schon 2008 |
Nehalem-C |
Die-Shrink der Nehalem-Architektur auf 32 nm, wurde auf Westmere umbenannt |
2009 |
|
Nehalem-EP |
Xeon 5500, Nehalem-Architektur, 45 nm, QuickPath, Hyper-Threading, Turbo-Technologie, integrierte Speicher-Controller |
03/2009 |
|
Nehalem-EX |
Xeon MP, Nehalem-Architktur, 45 nm, 8 Kerne, Hyper-Threading, QuickPath, 24 MByte Shared Cache, integrierte Speicher-Controller |
2H/2009 |
|
Nocona |
Xeon DP-Nachfolger, 90-nm-Core, 16 KByte L1-Cache, 1 MByte L2-Cache, FSB 800, verwandt mit Prescott, Takt 3,6 GHz |
Q2/2004 |
|
Paxville |
Xeon MP, Nachfolger des Cranford/Potomac, voraussichtlich erster Xeon MP mit Dual-Core-Technologie |
Q4/2005 |
|
Paxville DP |
Erster Xeon DP mit Dual-Core-Technologie, Nachfolger von Irwindale, 90 nm, 2 MByte L2-Cache pro Core |
Oktober 2005 |
|
Potomac |
Xeon MP, Gallatin-Nachfolger, basiert auf Nocona, 1 MByte L2-Cache, 8 MByte L3-Cache, XD-Technologie, 64 Bit Extension Technology, 90 nm |
Q2/2005 |
|
Prestonia |
Zweite Generation Xeon für Dual-Server/Workstation, 0,13-Mikron-Prozess, 8 KByte L1-Daten-Cache, 12.000-µOps-Cache, 256 KByte L2-Cache, Takt: 1,80-3,06 GHz, FSB 400 oder 533 MHz |
1/2002 |
|
Sandy Bridge |
Neue Mikroarchitektur, Nachfolger von Nehalem/Westmere, 32 nm |
2010 |
|
Sossaman |
Low Voltage Xeon DP, basiert auf Mobile-CPU Yonah, Dual-Core, kompatibel zur Lindenhurst-Plattform |
März 2006 |
|
Tigerton |
Xeon 7300 MP, Quad-Core, Nachfolger des NetBurst-Tulsa, 65 nm Strukturbreite |
Q3/2007 |
|
Tulsa |
Xeon MP, Paxville-Nachfolger, Dual-Core, 16 MByte L3-Cache, HT, 64-Bit Extension Technology, 65 nm Strukturbreite |
08/2006 |
Intel stellt mit der Xeon-7100-Serie die letzte NetBurst-CPU vor |
Tylersburg |
Chipsatz der Thurley-Plattform für 2-Sockel-Systeme, Nehalem-Prozessoren, QuickPath-Technologie |
2H/2008 |
|
Tylersburg-EP |
2-Sockel-Plattform für Xeon 5500, Intel 5520 Chipsatz, QuickPath, DDR3-Speicher |
03/2009 |
|
Whitefield |
Xeon-MP-Nachfolger, Common Platform Architecture |
ursprünglich 2007, Entwicklung wurde Ende 2005 eingestellt |
|
Wolfdale-DP |
Xeon mit Dual-Core, Woodcrest-Nachfolger, Penryn-Architektur, 12 MByte L2-Cache, SSE4, 45 nm, LGA771 |
2H/2007 |
IDF: 45-nm-CPUs Penryn bieten über 40 Prozent mehr Performance |
Woodcrest |
Xeon DP, Dempsey-Nachfolger, basiert auf neuer Core-Architektur, Dual-Core, Socket LGA771, 65 nm Strukturbreite |
06/2006 |