Sicherer Speicher für PC, Server und Workstations
Fehlertoleranter Speicher schützt vor Systemausfällen und Datenverlust
Advanced-ECC-Verfahren
Um eine höhere Speichersicherheit als beim Standard-ECC-Verfahren zu gewährleisten, entwickelte HP 1996 die Advanced-ECC-Technologie. Das Verfahren ist in der Lage, Single- und Double-Bit- sowie DRAM-Chip-Fehler beziehungsweise Multi-Bit-Fehler innerhalb eines DRAM-Chips zu erkennen und zu korrigieren.
In einem System mit Advanced-ECC-Technologie erzeugt jeder DRAM-Chip vier ECC-Datenbits vom Datenwort. Die vier Bits der DRAM-Chips werden auf die einzelnen ECC-Einheiten verteilt, sodass ein Fehler in einem Chip vier separate Single-Bit-Fehler erzeugt. Da jede ECC-Einheit ein Single-Bit-Fehler korrigieren kann, ist somit die Advanced-ECC-Technologie in der Lage, Multi-Bit-Fehler in einem Chip zu beheben.
Speicherfehler |
ECC-Verfahren |
Advanced-ECC-Verfahren |
Single-Bit |
korrigieren |
korrigieren |
Double-Bit |
erkennen |
korrigieren |
DRAM-Chip |
erkennen |
korrigieren |
ECC-Fehler |
nicht erkennen |
nicht erkennen |
Die Advanced-ECC-Technologie verfügt wie das ECC-Verfahren über keine Fail-over-Fähigkeiten. Das heißt, tritt ein ECC-Speicherfehler auf, muss das Rechnersystem vor dem Wechseln des Speichermoduls außer Betrieb genommen werden.