PCI Express: Der Highspeed-Datenbus im Detail

Update: PCI-Bus-Architekturen im Vergleich

In der folgenden Tabelle finden Sie alle PCI-Versionen zusammengefasst. Sie basieren auf einer parallelen Datenübertragung und sind nicht skalierbar. Demgegenüber steht das serielle Transferverfahren von PCI Express.

Laut Spezifikation hat PCI Express eine Busbreite von 1 bis maximal 32 Lanes. Bei einer Taktfrequenz von 2,5 GHz erreicht das Bussystem eine maximale theoretische Bandbreite von 19,1 GByte/s. Die Einführung des neuen Bussystems soll 2004 erfolgen. Doch auch PCI-X ist in punkto Performance noch nicht ausgereizt. Das PCI-SIG-Konsortium plant die Entwicklung von PCI-X 2133 in den kommenden Jahren.

PCI-Versionen im Überblick

PCI-Version

PCI 2.0

PCI 2.1

PCI 2.2

PCI 2.3 / PCI 3.0

PCI-X-1.0

PCI-X-2.0

PCI-X-3.0

Max. Busbreite (Bit)

32

64

64

64

64

64

64

Max. Taktrate (MHz)

33

66

66

66

133

533

1066

Max. Bandbreite (GByte/s)

0,12

0,5

0,5

0,5

0,99

3,97

7,95

Slots pro Bridge

4

2

2

2

1

1

1

Spannung (Volt)

5

5/3,3

5/3,3

3,3

3,3

3,3/1,5

3,3/1,5

Einführung (Jahr)

1993

1994

1999

2002 / 2004

1999

2002

2004

Alle PCI-Standards werden ständig überarbeitet und weiterentwickelt. Diese Aufgabe obliegt dem PCI-SIG-Konsortium, das die daraus resultierenden Spezifikations-Updates auch veröffentlicht.