MPF: Intel enthüllt den Banias

Details zum Core

Intel fertigt den Banias-Core mit einer Strukturbreite von 0,13 µm. Die 77 Millionen Transistoren benötigen beim Banias eine Die -Fläche von zirka 100 mm². Einen Großteil davon wird der L2-Cache belegen, den Intel auf 512 oder 1024 KByte dimensionieren wird. Die Organisation des L2-Cache ist dabei achtfach assoziativ ausgelegt. Die einzelnen Speicherzellen bestehen beim Banias aus jeweils nur vier Transistoren.

Die Banias-Architektur beherrscht den SSE2 -Befehlssatz der Pentium-4-Prozessoren. Ebenfalls mit dem mobilen Pentium 4 gemein ist ein mit 400 MHz getakteter Prozessorbus (quad pumped). Damit erlaubt der FSB des Banias eine Bandbreite von 2,98 GByte/s.